Эра киловаттных ускорителей: интегрированные VRM для 5-кВт GPU будущего
Мир ИИ и высокопроизводительных вычислений стремительно подталкивает производителей к созданию всё более прожорливых ускорителей. Если сегодня топовые GPU для задач машинного обучения потребляют 2–2,7 кВт, а для будущих решений уровня Vera Rubin Ultra уже обсуждают свыше 4 кВт, то логичный следующий шаг — архитектуры, рассчитанные на ещё более высокий потолок по мощности. На ISSCC 2026 Intel собирается представить концепцию построения графических ускорителей мощностью до 5000 Вт. Ключевой элемент — интегрированные регуляторы напряжения (IVR), перенесённые внутрь пакета и тесно связанные с чиплетной архитектурой. Такой подход позволяет подвести энергию максимально близко к вычислительным блокам, сократить потери, улучшить управление переходными процессами и обеспечить стабильную работу при резких скачках нагрузки, характерных для ИИ-задач. Проект опирается на будущее поколение технологий корпусирования — Foveros-B со стороны Intel и CoWoS-L в экосистеме TSMC. По сути, речь идёт о формировании нового слоя «энергетической логистики» прямо в пакете GPU. Это меняет требования к платам, стойкам и охлаждению: от VRM на материнской плате мы постепенно переходим к сложным силовым системам внутри самого модуля ускорителя. В выпуске обсуждаем, насколько реалистичен переход к 5-кВт GPU, как это скажется на дата-центрах и почему архитектура питания становится не менее важной, чем количество терафлопс. #Intel #ISSCC2026 #GPU #AI #HPC #ДатаЦентры #Чиплеты #IVR #CoWoS #EMIB #Foveros #Ускорители #Нейросети #Технологии #НовостиТехнологий #Железо #Полупроводники #Серверы #Энергопотребление #Будущее
Мир ИИ и высокопроизводительных вычислений стремительно подталкивает производителей к созданию всё более прожорливых ускорителей. Если сегодня топовые GPU для задач машинного обучения потребляют 2–2,7 кВт, а для будущих решений уровня Vera Rubin Ultra уже обсуждают свыше 4 кВт, то логичный следующий шаг — архитектуры, рассчитанные на ещё более высокий потолок по мощности. На ISSCC 2026 Intel собирается представить концепцию построения графических ускорителей мощностью до 5000 Вт. Ключевой элемент — интегрированные регуляторы напряжения (IVR), перенесённые внутрь пакета и тесно связанные с чиплетной архитектурой. Такой подход позволяет подвести энергию максимально близко к вычислительным блокам, сократить потери, улучшить управление переходными процессами и обеспечить стабильную работу при резких скачках нагрузки, характерных для ИИ-задач. Проект опирается на будущее поколение технологий корпусирования — Foveros-B со стороны Intel и CoWoS-L в экосистеме TSMC. По сути, речь идёт о формировании нового слоя «энергетической логистики» прямо в пакете GPU. Это меняет требования к платам, стойкам и охлаждению: от VRM на материнской плате мы постепенно переходим к сложным силовым системам внутри самого модуля ускорителя. В выпуске обсуждаем, насколько реалистичен переход к 5-кВт GPU, как это скажется на дата-центрах и почему архитектура питания становится не менее важной, чем количество терафлопс. #Intel #ISSCC2026 #GPU #AI #HPC #ДатаЦентры #Чиплеты #IVR #CoWoS #EMIB #Foveros #Ускорители #Нейросети #Технологии #НовостиТехнологий #Железо #Полупроводники #Серверы #Энергопотребление #Будущее
